第一部分 考試說明
一、考試性質(zhì)
《數(shù)字電路》是中國民航飛行學(xué)院“載運工具運用工程”研究方向“現(xiàn)代導(dǎo)航理論與應(yīng)用”碩士研究生入學(xué)考試復(fù)試考試科目。它的評價標準是高等學(xué)校、科研院所的優(yōu)秀本科畢業(yè)生能達到及格或及格以上水平,以保證被錄取者具有數(shù)字電路的基礎(chǔ)知識,以及電路分析與設(shè)計的能力。
二、考試內(nèi)容范圍
數(shù)制、邏輯函數(shù)及其簡化,集成邏輯門,組合邏輯電路,集成觸發(fā)器,時序邏輯電路,半導(dǎo)體存儲器,脈沖單元電路。
三、評價目標
主要考查考生掌握數(shù)字電路的基本概念、基本原理、基本分析與設(shè)計電路的方法,能夠簡化和變換邏輯函數(shù),并利用基本邏輯器件、集成觸發(fā)器件和中規(guī)模集成器件分析與設(shè)計組合邏輯電路、時序邏輯電路、半導(dǎo)體存儲器和脈沖單元電路的能力。
四、考試形式與試卷結(jié)構(gòu)
1、答卷方式:閉卷、筆試,所列題目全部為必答題。
2、答卷時間:120分鐘。
3、各部分內(nèi)容比例(滿分:100分)
數(shù)制、邏輯函數(shù)及其簡化 約20%
組合邏輯電路 約25%
集成邏輯門、集成觸發(fā)器 約10%
時序邏輯電路 約25%
半導(dǎo)體存儲器 約10%
脈沖單元電路 約10%
4、題型比例(滿分:100分)
填空題 約15%
邏輯計算題 約15%
電路分析題 約40%
電路設(shè)計題 約30%
五、參考書
《數(shù)字電路邏輯設(shè)計》(第2版),王毓銀主編,高等教育出版社
第二部分 考查要點
一、數(shù)制、邏輯函數(shù)及其簡化
1、熟悉二進制、八進制、十進制、十六進制及其相互轉(zhuǎn)換方法,熟悉用BCD代碼、余3碼表示十進制數(shù)的方法;
2、熟悉基本邏輯的概念、運算及真值表表示,熟悉邏輯函數(shù)的運算公式、定律和規(guī)則和標準型表示;
3、掌握邏輯函數(shù)的公式化簡法和圖解化簡法。
二、集成邏輯門
1、了解TTL與非門的邏輯功能和電氣特性;
2、了解MOS和CMOS邏輯門的邏輯功能和電氣特性。
三、組合邏輯電路
1、了解組合邏輯電路的基本概念和特點,熟悉全加器、編碼器、譯碼器、數(shù)值比較器、數(shù)據(jù)選擇器、奇偶產(chǎn)生/校驗電路的邏輯功能和分析方法;
2、掌握小規(guī)模集成器件分析和設(shè)計組合邏輯電路的方法,掌握中規(guī)模集成器件(譯碼器、數(shù)據(jù)選擇器、全加器)分析和設(shè)計組合邏輯電路的方法;
3、熟悉冒險的概念、分類和靜態(tài)冒險的判斷、避免方法。
四、集成觸發(fā)器
1、了解基本觸發(fā)器的基本概念、組成、原理和邏輯功能的描述方法;
2、熟悉鐘控R-S觸發(fā)器、鐘控D觸發(fā)器、鐘控J-K觸發(fā)器的工作原理、邏輯功能和工作特性;
3、掌握主從J-K觸發(fā)器、維持-阻塞邊沿觸發(fā)器、下降沿邊緣觸發(fā)器的工作原理、邏輯功能、工作特性和波形分析方法。
五、時序邏輯電路
1、了解時序邏輯電路的基本概念、特點和分類;
2、熟悉寄存器、移位寄存器、同步計數(shù)器的邏輯功能和分析方法;
3、掌握小規(guī)模集成器件分析和設(shè)計同步計數(shù)器的方法,掌握中規(guī)模集成器件(CT54/74161、CT54/74195)分析和設(shè)計任意模值計數(shù)分頻器的方法。
4、掌握小規(guī)模集成器件分析和設(shè)計序列發(fā)生器的方法。
六、半導(dǎo)體存儲器
1、了解半導(dǎo)體存儲器的特點、分類和主要技術(shù)指標;
2、掌握ROM、PROM陣列分析和設(shè)計組合邏輯電路的方法。
七、脈沖單元電路
1、了解脈沖信號和脈沖電路的基本概念和特點;
2、了解施密特觸發(fā)器和多諧振蕩器的工作原理、邏輯功能、工作特性和波形分析方法;
3、掌握555定時器構(gòu)成的施密特觸發(fā)器和多諧振蕩器的工作原理、邏輯功能、參數(shù)計算及波形分析方法。